首页

第13章_组合逻辑电路和时序逻辑电路习题答案

习题13

13-1分析如习题13-47图所示电路的逻辑功能。

图13-47 习题13-1图

解:

Y =AB +ABC +AC

该电路功能为三人表决电路,

A 具有否决权。

13-2分析如习题13-48图所示电路的逻辑功能。

图13-48 习题13-2图

解:

Y =C +B +A

13-3 已知一个组合逻辑电路的输入A ,B 和输出Y 的波形如图13-49所示,写出Y 的逻辑表达式,用与非门实现该组合逻辑电路。

图13-49 习题13-3图

解:

Y =B +A =B ⋅A

A

Y

B

13-4由两个或非门组成的基本RS 触发器及S ,R 端的波形如图13-50所示,请画出Q 端和Q 端的波形。

图13-50 习题13-4图

解:

S R Q

13-5 JK触发器的逻辑图及输入波形如图13-51,请画出输出端Q 的波形。

图13-51 习题13-5图

解:

CP J

K

Q

13-6 判断下列说法是否正确:

(1) 仅有触发器构成的逻辑电路一定是时序逻辑电路。 (2) 仅有门电路构成的逻辑电路一定是组合逻辑电路。 (3) 计数器是执行连续加1操作的逻辑电路。

(4) n 个触发器可以组成存放2n 位二进制代码的寄存器。

(5) 左移移位寄存器是将所存储的数码逐位向触发器的高位移。

(6) 左移移位寄存器的串行输入端应按照先高位后低位的顺序输入代码。 答:(1)对;(2)错;(3)错;(4)错;(5)错;(6)错。

13-7 由四位双向移位寄存器74LS194构成的电路如图13-52所示,设初态为0000,请列出状态转换表。

74LS194

图13-52 习题13-7图

解:因M A M B =10,所以74LS194执行左移移位功能。 所以(Q 3Q 2Q 1Q 0)n+1=(Q 2 Q1 Q0D SL )n

因为D SL = 1,所以输出(Q 3Q 2Q 1Q 0)n+1=(Q 2 Q1 Q01)n (CP ↑)

当Q 3Q 2Q 1=111时,M A M B =11,电路执行并行置数功能,Q 3Q 2Q 1Q 0=0000,则又重新开始执行左移移位功能。

习题13-7的状态转换表见表1。

习题13-7的状态转换表